email |
kuro (at) nda.ac.jp |
URL |
http://www.nda.ac.jp/~kuro/ |
居室 |
理工学3号館 1階 北側 120号室 |
学歴 |
1988年 慶應義塾大学理工学研究科博士課程(電気工学専攻)修了 |
学位 |
博士(工学)三次元VLSIとその応用に関する研究 (1988.3) |
職歴 |
1988年4月 | 防衛大学校 | 助手 |
1989年10月 | 防衛大学校 | 講師 |
1993年4月 | 防衛大学校 | 助教授 |
2007年4月 | 防衛大学校 | 教授 |
|
担当科目 |
電子回路 論理設計学 コンピュータ構造論 情報工学実験 I, II コンピュータアーキテクチャ 並列処理特論 耐障害システム |
専門分野 |
コンピュータアーキテクチャ,ニューラルネットワーク,暗号攻撃 |
キーワード |
専用計算機,FPGA,サイドチャネル攻撃 |
所属学会 |
電子情報通信学会,情報処理学会,IEEE |
著書 |
Intelligent Sensors (Elsevier, 1996)
HARDWARE AND SOFTWARE FAULT TOLERANCE IN PARALLEL COMPUTING SYSTEMS (Ellis Horwood, 1992)
|
主要論文 |
(1) | サイドチャネル攻撃評価用ソフトウェアプラットホームの開発 (電子情報通信学会論文誌,5, 2012) |
(2) | Acceleration of AES encryption on CUDA GPU (Int. J. Networking and Computing, 1, 2012) |
(3) | Implementation of Symmetric Block Ciphers using GPGPU (ICIW, 3, 2012) |
(4) | AES encryption implementation on CUDA GPU and its analysis (PDAA, 11, 2010) |
(5) | 学生実験用電力解析攻撃システムの開発(電子情報通信学会論文誌, 4, 2007) |
|
主な受賞歴 |
防衛技術協会防衛技術論文賞(平成4年3月, 平成7年3月)
防衛大学校山崎賞(奨励賞)(平成8年3月) |
卒研指導 |
共通鍵ブロック暗号SC2000のGPUクラスタによる高速処理(2011)
CUDAへの共通鍵ブロック暗号Camelliaの効率的実装(2011)
組合せ最適化問題用ニューラルネットワークのハードウェア化(2011) |
その他 |
安全保障貿易情報センター(CISTEC)への講演(2011)
防衛技術シンポジウム (2009)
海上自衛隊保全監査隊課程教育学生への講演(2006年から) |